关注优题吧,注册平台账号.
某容量为256MB的存储器由若干4M×8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚的总数是【 】。
A、19
B、22
C、30
D、36
C
【解析】
4M×8位的DRAM芯片有地址引脚log24M=22个,数据引脚8个,共30个。
某计算机存储器按字节编址,主存在址空间大小为64MB,现用4M×8位芯片组成32MB的主存储器,则存储器地址寄存器MAR的位数至少是【 】。
某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是【 】。
用若干个2K×4位芯片组成一个8K×8位存储器,则地址0B1FH所在芯片的最小地址是【 】。
关于闪存(Flash Memory)的叙述中,错误的是【 】。
下列各类存储器中,不采用随机存储方式的是【 】。
下列有关RAM和ROM的叙述中,正确的是【 】。I. RAM易失性存储器,ROM是非易失性存储器II. RAM和ROM都是采用随机存取的方式进行信息访问III. RAM和ROM都可用作CacheIV. RAM和ROM都需要进行刷新
指令地址中地址码的位数与直接访问的存储器空间和最小寻址单位有什么关系?字寻址计算机和字节寻址计算机在地址码的安排上有保区别?PC系列微机的指令系统可支持对字节、字、双字、四倍字的运算,试写出在对准边界时,字节地址、字地址、双字地址和四倍字地址有何特点?
提高存储系统的速度最有效的方法是__________。
为什么要把存储系统细分成若干个级别?目前微机的存储系统中主要有哪几级存储器?各级存储器是如何分工的?
主存—辅存层次和Cache—主存层次采用的地址变换和映像方式从原理上看是相同的。
一个512KB的存储器,其地址线和数据线的总和是__________。
采用虚拟存储器的目的是【 】。
设有一个64K×32位的存储器(每个存储单元为32位),其存储单元的地址宽度为【 】。
某一SRAM芯片,容量为512×8位,除了电源和接地端外,该芯片引出线的最少数目应该为【 】。
某机器CPU可寻址的最大存储空间为64KB,存储器按字节编址,CPU的数据总线宽度为8位,可提供一个控制器信号为RD。目前,系统中使用的存储器容量为8KB,其中4KB为ROM。拟采用2K×8位的ROM芯片,其地址范围是0000H~0FFFH。4KB为ROM,拟采用4K×2位的RAM芯片,其地址范围为4000H~4FFFH。(1)需要RAM和ROM芯片各多少片?(2)画出CPU与存储器之间的连接图(译码器自定)。
某机字长32位,主存储器按字节编址,现有4种不同长度的数据(字节、半字、单字、双字),请采用一种既节省存储空间,又能保证任何长度的数据都在单个存取周期内完成读/写的方法,将一批数据顺序地存入主存,画出主存中数据的存放示意图。这批数据共有10个,它们依次为字节、半字、双字、单字、字节、单字、双字、半字、单字、字节。
某一SRAM芯片,其容量为1024×8位,除电源和接地端外,该芯片最少引出线数为【 】。
下列存储器中,汇编语言程序员可见的是【 】。
下列选项中,描述浮点数操作速度指标的是【 】。
某计算机主频为1.2GHz,其指令分为4类,它们在基准程序中所占比例及CPI如下表所示。指令类型所占比例CPIA50%2B20%3C10%4D20%5该机的MIPS是【 】。
若有存储总线宽度为64位,总线时钟频率为1GHZ,在总线上传输一个数据支地址需要一个的时钟周期,不支持突发传送,若该总线连接CPU和主存,主存每次准备个64位数据需要6ns,主存块大小为32B,则读取一个主存块时间为【 】。
目前微机中使用的半导体存储器包括哪几种类型?它们各有哪些特点?分别适用于什么场合(请从存取方式、制造工艺、速度、容量等各个方面讨论)?人们常说的内存是指这其中的哪一种或哪几种类型?
动态RAM是依靠__________来存储信息的。
半导体动态RAM和静态RAM的主要区别是____________________。
某计算机的CPU有30根地址线 ,按字节编址,CPU和主存芯片连接时,要求主存芯片占满所有可能存储地址空间,并且RAM区和ROM区所分配的容量大小比为3:1。若ROM在连续高地址区,则ROM的地址范围【 】。
下图是目前计算机常用的存储器体系结构。CPU→调整缓存(SRAM)→内存(DRAM)→虚拟存储器请问:SRAM和DRAM有何区别?虚拟存储器有何特点?该层次结构有何特点?
下列存储器中,汇编语言程序员可见的是【 】
【 】不属于按照寻址方式命名的存储器。
计算机刚加电时,【 】的内容不是随机的。
按照刷新周期方式不同,可将DRAM的刷新分为_________、_________和_________。