填空题(1999年南开大学)

按照刷新周期方式不同,可将DRAM的刷新分为_________、_________和_________。

答案解析

集中式、分散式、异步式

讨论

在多级存储体系中,Cache的主要功能是____________,虚拟存储器的主要功能是____________。

计算机系统的三级存储器结构指的是_________、_________和_________。

某机字长32位,主存储器按字节编址,现有4种不同长度的数据(字节、半字、单字、双字),请采用一种既节省存储空间,又能保证任何长度的数据都在单个存取周期内完成读/写的方法,将一批数据顺序地存入主存,画出主存中数据的存放示意图。这批数据共有10个,它们依次为字节、半字、双字、单字、字节、单字、双字、半字、单字、字节。

高速缓冲存储器中保存的信息是主存信息的__________。

说明采用层次存储器系统所追求的目标,以及能够达到这种目标是建立在什么原理之上。

简要说明采用层次结构的存储器系统的目的,说明每一层次存储器所用的存储介质的特性,以及采用层次结构存储器能达到预期目的的原理。

在多级存储体系中,Cache存储器的主要功能是____________,虚拟存储器的主要功能是____________。

计算机中的3级存储系统是指哪3级?请说明各级的作用。

某计算机的Cache共有16块,采用2路组相联映射方式(即每组两块),每个主存块大小为32字节,按字节寻址,主存单元129所在主存块应装入到的Cache组号是【 】。

某容量为256MB的存储器由若干4M×8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚的总数是【 】。

下列各类存储器中,不采用随机存储方式的是【 】。

关于闪存(Flash Memory)的叙述中,错误的是【 】。

用若干个2K×4位芯片组成一个8K×8位存储器,则地址0B1FH所在芯片的最小地址是【 】。

某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是【 】。

某计算机存储器按字节编址,主存在址空间大小为64MB,现用4M×8位芯片组成32MB的主存储器,则存储器地址寄存器MAR的位数至少是【 】。

若有存储总线宽度为64位,总线时钟频率为1GHZ,在总线上传输一个数据支地址需要一个的时钟周期,不支持突发传送,若该总线连接CPU和主存,主存每次准备个64位数据需要6ns,主存块大小为32B,则读取一个主存块时间为【 】。

一个512KB的存储器,其地址线和数据线的总和是__________。

目前微机中使用的半导体存储器包括哪几种类型?它们各有哪些特点?分别适用于什么场合(请从存取方式、制造工艺、速度、容量等各个方面讨论)?人们常说的内存是指这其中的哪一种或哪几种类型?

下图是目前计算机常用的存储器体系结构。CPU→调整缓存(SRAM)→内存(DRAM)→虚拟存储器请问:SRAM和DRAM有何区别?虚拟存储器有何特点?该层次结构有何特点?

主存—辅存层次和Cache—主存层次采用的地址变换和映像方式从原理上看是相同的。