关注优题吧,注册平台账号.
评价磁记录方式的基本因素一般有__________、__________和__________。
编码效率、自同步能力、读分辨率
在输入输出系统中,DMA方式是否可以替代中断方式?
简单叙述在中断系统中,允许中断触发器的功能。
CPU进入中断响应周期要完成什么操作?这些操作由谁完成?
下列关于中断I/O方式和DMA方式比较的论述中,错误的是【 】。
一个计算机系统有I/O通道:① 字节字节多路通道,带有传输速率为1.2KB/s的CRT终端5台,传输速率为7.5KB/s的打印机2台;② 选择通道,带有传输速率为1000KB/s的光盘一台,同时带有传输速率为800KB/s的温盘一台;③ 数组多路通道,带传输速率为800KB/s及600KB/s的磁盘各一台,则通道的最大传输速率为【 】KB/s。
在DMA传送方式中,由【 】发出DMA请求。
8086系列CPU相应外部硬中断需经过【 】个中断响应周期。
当有中断源发出中断请求时,CPU可执行相应的中断服务程序。提出中断请求的可以是【 】。
中断处理和子程序调用都需要压栈以保护现场,中民处理一定会保存而子程序调用不需要保存其内容的是【 】。
响应外部中断的过程中,中断隐指令完成的操作,除保护断点外,还包括【 】。Ⅰ. 关中断Ⅱ. 保存通用寄存器的内容Ⅲ. 形成中断服务程序入口地址并送PC
说明采用层次存储器系统所追求的目标,以及能够达到这种目标是建立在什么原理之上。
某一SRAM芯片,其容量为1024×8位,除电源和接地端外,该芯片最少引出线数为【 】。
某一SRAM芯片,容量为512×8位,除了电源和接地端外,该芯片引出线的最少数目应该为【 】。
某机器CPU可寻址的最大存储空间为64KB,存储器按字节编址,CPU的数据总线宽度为8位,可提供一个控制器信号为RD。目前,系统中使用的存储器容量为8KB,其中4KB为ROM。拟采用2K×8位的ROM芯片,其地址范围是0000H~0FFFH。4KB为ROM,拟采用4K×2位的RAM芯片,其地址范围为4000H~4FFFH。(1)需要RAM和ROM芯片各多少片?(2)画出CPU与存储器之间的连接图(译码器自定)。
Cache存储器中保存的字块和__________中相应的字块保持一致。
一个512KB的存储器,其地址线和数据线的总和是__________。
下列各类存储器中,不采用随机存储方式的是【 】。
关于闪存(Flash Memory)的叙述中,错误的是【 】。
用若干个2K×4位芯片组成一个8K×8位存储器,则地址0B1FH所在芯片的最小地址是【 】。
某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是【 】。
某机器指令长度为16位,地址码长度都为6位,包含单地址指令、双地址指令和无地址指令,试问单地址指令最多能有多少条,此时双地址指令和无地址指令各为多少条?
指令INCB-(R5)是一自减型寻址方式字节操作数指令,其寻址过程是先R5←(R5)-1,然后计算EA=(R5),指令操作是加1操作。若指令执行前,16位寄存器R5的内容为(R5)=010046,内存以下字地址单元的内容(010044)=100000,(010046)=010000。指令执行后,寄存器和内存单元的内容有什么变化。(题中所有数据都是采用八进制数据。)
某台计算机字长为16位,主存容量64kB,采用单字长地址指令,共64条指令,系统有4个通用寄存器R0、R1、R2、R3,试用4种寻址方式(寄存器直接寻址、存储器直接寻址、基址寻址、间接寻址)设计指令格式(通用存储器都为16位)。
计算机系统的三级存储器结构指的是_________、_________和_________。
某计算机的存储系统是由Cache、主存和磁盘组成的虚拟存储系统。若一字在Cache中,访问它需要时间T1ns;若字不在主存中,将其从磁盘装入主存需要T2ns,主存访问时间为T3ns,若Cache的命中率为p1,主存命中率为p2,求出该存储系统的平均字访问时间。
设计运算器时,为了提高运算器的速度,应该采取哪些措施?
简要说明指令周期、CPU周期和节拍周期3种时间参数的含义及相互关系。
解释简化名词:PCI
画出控制器的一般结构框图,详细阐述各部件的作用,并结合当前的发展趋势说明硬连线控制器和微程序控制器各自的特点。
结合计算机的组成与结构,详细说明一条机器指令的执行过程。